使用FPGA解决通信接口问题

使用FPGA解决通信接口问题

一、采用FPGA解决通信接口问题(论文文献综述)

张其宝[1](2021)在《具有可视化功能的远程监测与控制终端设计》文中认为随着通信技术以及云服务器的发展,远程监控终端的应用场景越来越广泛,其中以工业生产制造最具代表性。工业远程监控终端主要实现工业现场的数据采集、数据上传、设备控制、远程告警等功能,现有的远程监控终端仅限于对设备运行状态的监控,无法对设备运行环境与操作人员进行实时性地可视化监测。为此,本文设计了一种具有可视化功能的远程监测与控制终端,实现了可视化监测与传统的依靠数据传输测控的有机结合。该终端分为可视化子系统与工控接口子系统两个部分:(1)可视化子系统负责实现监控终端的可视化功能,可视化子系统以Zynq-7000So C FPGA为主控,嵌入了Linux操作系统。该子系统通过USB接口接收摄像头获取的视频流,进行视频编码后将文件保存至本地存储器;通过SPI通信接口控制工控接口子系统中的多种工控接口,并接收工控接口采集到的传感器数据;通过LCD触控屏实现人机交互,LCD触控屏显示视频监控画面以及传感器数据,并获取操作人员对工控接口和视频监控的控制指令;通过千兆以太网接口将本地监控视频流及工控数据上传至服务器,为了提高网络传输可靠性,本文提出了一种具有帧校验功能的远程视频传输方法。(2)工控接口子系统负责工业现场感知数据采集及设备控制,工控接口子系统以STM32 MCU为主控,采用Bare Metal形式提高实时性。该子系统通过SPI通信接口接收可视化子系统的控制指令,利用开关量输出、模拟量输出等接口控制工业现场的执行设备;通过开关量输入、模拟量输入、RS-485总线等接口采集工业现场的感知数据,并将感知数据上传至可视化子系统;针对RS-485总线接线极性问题,提出了一种基于响应帧有效性的RS-485总线极性自适应方法。采用标定方式提高工控接口的精度,为了方便对系统进行标定与配置,使用Qt集成开发环境设计了上位机标定与配置软件。本设计中,对该远程监控终端的原理图以及PCB进行了绘制,并对元器件进行了工装焊接,完成了样机制作;实现了可视化子系统、工控接口子系统以及上位机软件的编程工作,完成了硬件与软件的联合调试;对系统进行了测试,远程监控终端能够正常运行,符合设计指标要求。

时莉[2](2021)在《基于FPGA的多通道光纤光谱仪控制系统设计》文中研究表明光谱仪是利用光学原理,如光的色散、吸收、散射等,从而得到与被分析物质有关的光谱,进而分析出物质元素成分以及内部结构的物理光学设备,其在多个领域得到了广泛应用。由于单通道光纤光谱仪在波长测量范围和波长分辨率之间存在一定的制约关系,而且随着科学领域对光谱仪的性能要求越来越高,多通道光谱仪已成为各国研究的热点。光谱仪控制系统是多通道光纤光谱仪的核心部分,本文设计并制作了多通道光谱数据采集、处理及传输的控制系统,并简单介绍了多通道光谱仪的光学系统,以及结合上位机软件对多通道控制系统进行测试。在本课题设计过程中,首先对系统的总体方案进行了设计。在硬件部分,将系统分为几个模块,包括FPGA控制模块、CCD光电转换模块、A/D转换模块、USB通信模块、RS232通讯模块、电源模块以及存储模块,分别设计了各个模块的硬件电路图,完成了芯片选型等工作。根据系统设计要求,CCD器件选用线阵TCD1304DG器件,每一个通道分别对应一个CCD器件;A/D转换芯片选用专用图像处理器AD9826,选用USB2.0接口作为光谱数据传输以及控制系统与上位机通信的串口;为了提高光谱仪的处理速度,实现多个通道的同步采集,选用FPGA作为控制芯片。在软件部分,基于Verilog HDL硬件描述语言,首先介绍了系统的总体功能状态图,即光谱仪控制系统在上位机发出命令的控制下实现了光谱数据的采集、处理、存储与传输。主要介绍了CCD与AD采集控制时序的设计、光谱数据的存储与读取以及USB通信的逻辑设计。控制系统的硬件和软件部分设计完成后,结合光学系统搭建了光谱仪样机,并结合上位机软件对样机进行了测试。该系统满足预期的设计要求,能够实现多个通道之间的光谱数据的同步采集,在多通道光纤光谱仪的研究中有重要的实际意义。最后,总结了本文设计多通道光纤光谱仪所做的主要工作,并对存在的一些问题提出了下一步的研究方向。

高伟[3](2021)在《基于PCIe的SpaceFibre测试系统的研究与实现》文中研究指明SpaceFibre总线是专门面向航天器开发的高速总线,其相关测试设备较少,为了更方便的对SpaceFibre节点进行数据传输和性能测试,设计一种可在通用计算机上使用的SpaceFibre节点测试系统具有重要的实用意义。PCI Express总线因具有优良的性能,一经推出就被广泛使用,且大部分的通用计算机均具有PCIe的接口,故本文使用了PCIe接口作为SpaceFibre测试系统的上位机接口。在此基础上,本文提出了一种基于PCIe的SpaceFibre测试系统的设计并进行实现。本文在充分调研了SpaceFibre总线技术和PCIe总线技术的基础上,设计了一种基于PCIe的SpaceFibre节点测试系统,基于自顶向下的设计方法,分别进行了硬件平台选型、固件总体方案设计以及软件总体方案设计。本论文实现的测试系统可与其他SpaceFibre节点卡通信,按照SpaceFibre协议发送、接收数据。可自动进行单次测试、多次测试,生成多种测试数据,具有自环回自检功能,并在上位机提供不同格式的测试文件生成以及测试文件分割、文本分页对比等功能,便于进行测试。测试结果得出本系统功能完整,能够实现上位机与SpaceFibre节点的通信,并能够完成对SpaceFibre总线传输过程进行速度测试和传输数据正确性的测试。测试得到的PCIe平均读速率为15.93Gbps,平均写速率为23.01Gbps,SpaceFibre板间通信平均速率为1.91Gbps,均达到预期值。本系统满足了SpaceFibre节点与上位机交换数据以及对SpaceFibre总线数据传输进行测试的需求,对进一步研究SpaceFibre总线技术具有重要的实际价值。

马淑香[4](2021)在《基于软件无线电平台的数传发射机设计与实现》文中认为本文着眼于无人机高清视频无线传输技术。在系统仿真的基础上,基于软件无线电平台研制了DVB-T标准的数传发射原理验证单机。系统测试结果表明,验证单机方案可行,性能指标满足设计要求。针对无人机传输环境的复杂性和对传输质量的要求,本文系统设计采用DVB-T(地面数字电视广播)标准。DVB-T采用编码正交频分复用(COFDM)作为调制方式,该调制技术频谱利用率高,在对抗频率选择性衰落,对抗平坦性衰落及多普勒频移等方面具有明显优势。搭建的原理验证单机以AD9361作为射频前端,以AX7350作为基带处理单元,具有灵活性好、功能扩展性强、可靠性高、应用范围广的特点。本文以基于软件无线电平台的数传发射机系统实现为研究内容,包括基带和射频两部分。基带部分的主要工作为:设计了DVB-T标准中能量扩散、外编码、外交织、内编码、内交织、星座映射、组帧、IFFT调制和保护间隔插入模块的实现方案,并完成了算法及时序仿真。最后在FPGA平台上完成了板级验证。射频部分的主要工作为:进行了基带与射频部分通信接口的优化设计,实现了AD9361软件无线电模块与AX7350开发板之间的实时数据传输,并产生了正交信号和QPSK的已调波信号。相对于传统的方法,该设计减少了FPGA资源的消耗,增强了调制平台的通用性和可移植性。论文使用Verilog语言实现了各个模块的功能,并在Matlab及Vivado开发环境中完成了各模块的仿真验证。系统调试结果表明,论文研制的数传发射机符合标准,EVM(误差向量幅度)较小,能够稳定可靠地传输数据,可为无人机的无线视频传输提供技术支撑。

王宇[5](2021)在《柔性直流接入的电网高频振荡阻尼控制策略及实时仿真研究》文中研究说明模块化多电平换流器(Modular Multilevel Converter,MMC)采用子模块级联的拓扑结构,具有开关频率低、输出波形质量好、对开关一致性要求低等优势,基于模块化多电平换流器的柔性高压直流输电技术在风电接入、电网异步互联等领域迅速发展。实际工程投运前需要依托实时仿真对控制和保护系统进行硬件在环实验,以期在无破坏的前提下模拟运行中的各类工况,确保工程投运后系统安全稳定运行。为获得较高的电压等级和容量,实际系统中单个MMC桥臂通常包含数百个子模块,一方面大量电气节点会给MMC一次系统实时仿真带来巨大挑战;另一方面MMC控制系统需要处理海量数据采集、传输、复杂控制计算,导致整个控制链路延时较长,恶化系统动态特性,甚至造成换流器并网后系统有振荡失稳的风险。近年来,多个柔性直流工程在调试或运行阶段出现高频振荡现象。本文针对MMC接入交流电网后的高频振荡问题展开研究,分析高频振荡产生机理,提出高频振荡抑制策略,并开发相应的硬件在环实验平台对理论分析和振荡抑制策略进行验证。本文的具体研究内容归纳如下:提出了考虑网络阻抗耦合的MMC交直流侧阻抗通用计算方法,能够对MMC直流侧阻抗、交流侧正序阻抗、交流侧负序阻抗进行准确计算。分析了MMC在交、直流侧小信号激励下内部谐波变量的共性及差异,通过频域线性化建立适用于MMC阻抗计算的通用模型。阻抗模型中对一次系统建模时详细分析了各耦合频率下的电流通路,并考虑MMC所连接的交、直流网络阻抗的影响;对控制系统建模时计及正负序分离和负序内环控制在内的全部控制环节。通过求解线性方程组对MMC阻抗进行计算,分别在离线和实时仿真环境中对双端背靠背MMC系统1Hz-5kHz频段内、多种工况下进行扫频,验证阻抗计算方法的准确性,并详细分析了网络阻抗耦合、控制链路延时、功率等级、负序内环控制和外环控制等因素对MMC阻抗特性的影响。提出了基于前馈电压低通滤波、电流级联自适应陷波的MMC高频振荡阻尼控制策略。首先基于所建立的MMC阻抗模型,推导了 MMC交流侧高频段简化阻抗表达式,定位与高频振荡相关的控制环节。然后针对因交流输电网拓扑结构复杂、运行方式多变导致的MMC并网后谐振频率难以预测的特点,改进了 MMC内环控制,通过对前馈电压低通滤波、电流级联自适应带阻滤波消除链路延时带来的负阻效应,达到抑制高频振荡的效果。最后通过硬件在环实验对提出的振荡抑制策略进行了验证。所提出的振荡抑制策略能够在谐振频率处局部重塑MMC阻抗,使其不满足谐振条件,达到消散振荡的目的,对交流系统不同运行方式下也具有很好的兼容性,能够保证系统安全稳定运行。开发了基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的MMC实时仿真模型。利用FPGA的并行特性实现MMC阀组的实时仿真计算,并将计算结果等值为RTDS小步长环境下的受控戴维南支路。将每个桥臂子模块进行分组,每组通过流水线架构完成等值计算,提高计算效率,而组与组之间采用同步并行计算。针对纯实时仿真和外接控制器进行硬件在环实验两种应用场景,分别设计了集成排序网络和集成高速串行Aurora通信接口的实时仿真模型。通过与PSCAD/EMTDC中仿真模型在潮流反转、交直流侧故障、闭锁启动充电等工况下对比测试,验证所开发模型的仿真精度。开发了基于FPGA的MMC集成控制器,在单块FPGA板卡内能够完成单端MMC的全部控制策略。控制器设计充分发挥FPGA的并行特性,采用控制模块内并行设计、控制模块间并行处理以及整体时序优化极大提高了 MMC控制计算速度。基于RTDS和所开发的一次系统实时仿真模型构建硬件在环实验平台,通过潮流反转实验、开关频率优化实验、环流抑制投退实验,对控制器的性能进行验证。同时基于此硬件在环实验平台,对本文所提出的阻抗模型的准确性和高频振荡抑制策略的有效性进行了验证,对实际工程具有一定的指导意义。

张耀先[6](2021)在《基于USB3.0的便携示波器接口模块设计与实现》文中研究表明USB总线技术广泛应用于计算机与外围设备的通信。则基于USB接口且以计算机为工控机的示波器成为测试测量类仪器发展方向之一。而针对测试测量类仪器与计算机间的数据传输,在USB协议基础上制定了USB488协议。通过USB488接口,计算机可通过应用软件下发SCPI(程控仪器标准指令集)指令实现对仪器的程控。本课题旨在设计一种基于USB的示波器接口模块,通过此模块,仪器能受计算机下发程控指令的控制。主要工作包含如下几方面:首先采取“FPGA+USB协议芯片”的总体设计方案。选用CYUSB3014作为本设计USB协议芯片。进行接口模块硬件电路设计与FPGA逻辑设计。设计接口模块电路原理图;设计FPGA逻辑代码,实现对CYUSB3014中GPIF II接口的读写时序控制,实现对自定义指令的解析。其次是USB协议芯片固件程序设计与USB488接口的实现。将USB协议芯片中GPIF II接口配置为从FIFO接口模式以接受FPGA的读写控制,芯片中设置手动DMA通道,用于缓存及处理计算机与仪器间通信数据。根据USBTMC协议基于USB协议芯片实现USB488接口。再次是设计适用于本型号示波器的SCPI指令集及指令解析程序。在USB协议芯片中采用二叉链表的方式分层级存储指令集。采用前序遍历方式匹配并访问指令结点,依据结点编码值调用指令处理函数实现特定操作。最后设计PC端应用软件。应用软件通过下发SCPI指令对仪器进行程控;接收并处理仪器上传的采样数据与仪器状态信息,并将采样数据转换成波形形式显示于软件界面。测试与验证结果表明,本课题的接口模块实现了计算机与仪器间的高速数据传输;通过USB488接口,计算机应用软件可向仪器下发SCPI程控指令;接口模块可对SCPI指令正确解析并调用函数执行操作;应用软件可正常接收与处理仪器上传数据。

韩增玉[7](2021)在《前视SAR成像处理方法及硬件实现》文中提出前视合成孔径雷达(SAR)能够对平台正前方区域成像,具有抗干扰性好、隐蔽性强等特点,在精确制导、侦察测绘等领域具有重要价值。由于前视SAR成像处理对实时性要求高,而回波大数据量将导致成像实现非常困难;因此,研究前视SAR成像处理方法及硬件实现具有重要意义。前视SAR中的机载双基前视模式是各国研究的热点,本文以机载双基前视SAR为研究对象,进行了极坐标格式算法(PFA)、前视SAR信号处理机设计及PFA算法的数字信号处理器(DSP)实现等研究,主要内容如下:1、针对机载双基前视SAR构型,建立了回波模型,仿真分析了回波的时频特性和二维分辨率特性,导出了二维分辨率的计算公式;研究了前视SAR的PFA算法,并对算法进行了仿真。2、针对前视SAR回波数据采样和处理要求,设计了基于VPX总线的前视SAR信号处理机,完成了前视SAR数据采集卡和信号处理卡的设计和实现。3、依托数字信号处理器的多核架构,基于进程间通信(IPC),为PFA算法设计了控制集中、执行分布的并行处理方案,实现了PFA算法的多核并行处理。4、为提高前视SAR图像刷新率,基于流水线操作的思想,设计了FPGA+双DSP的联合处理架构,SAR数据采集、成像处理形成三级流水线结构,有效提高了成像效率,并通过仿真与实测数据处理对处理机进行了验证。

宿凌超[8](2021)在《基于FPGA的数字化多道脉冲幅度分析器关键技术研究》文中提出在辐射探测领域,多道脉冲幅度分析技术是目前获取核能谱信息的主要方法之一。传统模拟多道脉冲幅度分析器主要依赖模拟电路对探测器所采集到的核脉冲信号进行处理。模拟多道整体上大多由硬件实现,系统稳定性较差且死时间过长,从而无法获取最优的能谱分析结果,性能指标低下。伴随近年来半导体制造工艺及数字信号处理技术的不断提升,数字化多道脉冲幅度分析器凭借其处理速度快、功能适应强、总体性能稳定以及便携性高等优点逐步取代模拟多道的地位。近年来,西方发达国家对基于数字多道脉冲分析技术实现的能谱测量仪器的研制已经达到相当的高度,我国对于此方面的研究与投入仍存在显着差距。因此,本课题展开对数字化多道脉冲幅度分析器的硬件组成电路及软件处理算法的研究具有积极的工程意义。本课题的主要研究工作分为三部分,首先分析了核探测器工作原理及核探测输出信号的特性,概述了多道系统的基本架构组成以及影响系统性能指标的主要因素;其次,针对模拟核信号数字化后的处理方法进行研究改进,通过对现有的滤波成形、基线估计以及幅值提取等数字信号处理算法的分析与Matlab仿真,选择了基于Z域变换的梯形成形算法,确定了基于插值拟合平均法的基线求解方式以及直接比较法的幅值提取方式。最后,开发了以FPGA为逻辑控制核心的数字化多道脉冲分析器硬件板卡,完成对硬件电路设计以及FPGA内部逻辑功能模块的软件设计工作。可以实现从信号调理采样到基线扣除、梯形成形、堆积判弃、峰值提取输出等一系列处理操作。为实现能谱图像的实时显示以及系统性能指标的有效测试,利用C#语言开发了能谱分析软件,能够实现谱图的呈现以及解谱分析功能。系统测试结果表明,该系统不仅具有较为良好的线性指标及成谱效果,对137Cs放射源的测量中系统能量分辨率达到7.04%,特征峰谱漂在3道以内,性能较为稳定。与传统模拟多道相比对,性能上有显着提升。

李陈[9](2021)在《嵌入式WEB架构信道编译码性能实物验证系统设计》文中进行了进一步梳理信道编译码算法是数字通信系统中保证通信数据可靠传输的重要技术。在编译码算法研究过程中,使用仿真技术对编译码算法进行系统建模分析,是帮助研究人员衡量算法性能的重要手段。计算机仿真受计算机性能影响,难以应对大数据量、高精度的仿真;大多基于实物仿真技术的验证模型开发难度大,系统通用性及模型重构能力不强。半实物仿真技术通过硬件在环和软件在环的方式,灵活性强,在通信领域具有广泛的应用价值。但当前适用于信道编译码验证的半实物系统多基于Simulink可编程FPGA的机理实现,难以通用化适配用户开发的硬件算法性能验证。本文针对信道编译码硬件算法快速验证系统开发难、通用性及模型重构能力不强的问题,采用半实物仿真思想,基于Xilinx推出的ZYNQ系列开发平台,设计了一种具备远程共享性的嵌入式WEB架构的信道编译码性能实物验证系统解决方案,解决面向硬件算法的研究人员实现编译码算法性能的快速验证问题。本文采用单芯片ZYNQ异构处理器部署系统软硬件功能,解决了低成本,小型化问题。该方案以FPGA作为硬件平台设计了系统的通用化硬件架构,为用户提供通用化开放式IO,支持快速接入硬件算法,构建验证模型;以ARM架构处理器作为验证系统的管控中心设计了WEB架构的嵌入式控制软件,实现用户对系统的远程共享及控制,管理验证模型的配置及验证流程的在线定制。本文设计了软硬件通信协议,以解决验证系统软硬件协同工作问题。分析了关键技术,对系统实现的关键问题给出了相应解决方案。本文给出了系统的通用化硬件架构的详细设计,针对系统的远程配置问题,设计了远程在线重配置功能;为适配不同编译码算法的数据率和接口,设计了一种通用化数据调度架构;本文设计了通用化编译码性能验证模型,以解决硬件算法的快速接入问题;本文设计了信道模型,构建系统验证环境。给出了系统WEB架构的嵌入式软件的设计实现,为实现用户的远程共享访问,设计了嵌入式WEB服务器;为实现用户对系统的可视化控制,设计了可视化控制网页和程序。最后,对完成的系统进行测试,选用项目要求的RS码,卷积码接入验证系统完成测试。测试结果表明,系统可接入不同信道编译码算法,快速构建验证模型,支持多种应用场景在线配置,实现远程验证编译码算法的性能,系统可靠性高,可支持1e-9量级的误码率统计精度,满足系统指标要求,完成了项目交付。

刘文光[10](2021)在《TCAS综合测试系统中多目标雷达信号模拟硬件设计》文中研究说明空中防撞系统(TCAS)是一种重要的航空电子设备,能够在飞机飞行过程中实现对周围空域的监控,并且在可能出现相撞危险时,发出危险警告。还能够指导飞行员通过操纵飞机,在垂直方向做出上升或下降的规避动作。为了满足研发过程的验证需要,将问题发现和排除在飞机起飞前,以及保障设备稳定运行,需要空中防撞系统测试设备来完成相应的测试工作。本文根据TCAS设备实际测试需要,基于软件无线电技术提出了使用三片FPGA+三片射频收发器架构的设计方案,实现了568个静态目标和32个动态目标的信号模拟功能。1、论文首先阐述了TCAS系统的发展现状和TCAS综合测试系统的研究现状。然后对TCAS系统的整个工作流程进行了分析,同时对空中防撞系统在通信过程中的特殊通信格式进行了介绍。以此为基础,设计了将600个目标分别存储在三片FPGA中,并将每片FPGA中的200个目标分四个存储模块中,每个存储模块存储50个目标的方法实现多目标设计方案。2、硬件电路的设计是通过以FPGA作为主控模块,配合PCI9054实现和上位机的桥接通信,并选用AD9361作为射频收发器实现数字基带信号和射频信号的转换。然后配合时钟模块产生高稳定度的时钟信号,电源模块提供稳定供电电压来实现硬件设计需求。3、硬件逻辑模块设计包括以CPCI接口模块实现和上位机的桥接通信,通过信号接收译码逻辑模块对接收到的询问/应答信号进行解码提取有效信息。TCAS收发主机测试则需要根据有效信息通过多目标并行查找逻辑实现有效目标查找,并将提取的目标信息通过预处理模块实现目标高度、距离、方位信息的转换。基带信号编码模块实现对应答信号和询问信号的基带信号编码。最后通过搭建测试平台对整个设计进行验证。通过验证,本设计能够实现询问信号译码,并且根据询问信息,模拟产生568个静态目标和32个动态目标的应答信号。本设计能够根据上位机设置,模拟产生要求的询问信号,并实现应答信号的接收译码。

二、采用FPGA解决通信接口问题(论文开题报告)

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

三、采用FPGA解决通信接口问题(论文提纲范文)

(1)具有可视化功能的远程监测与控制终端设计(论文提纲范文)

摘要
Abstract
1 绪论
    1.1 研究背景及意义
    1.2 远程监控终端研究现状
    1.3 论文研究内容与章节安排
2 系统总体设计方案
    2.1 需求分析
    2.2 可视化远程监控终端设计指标
    2.3 系统总体设计框架
    2.4 主控芯片选型
3 可视化远程监控终端硬件平台设计
    3.1 可视化子系统硬件平台设计
        3.1.1 摄像头接口电路
        3.1.2 LCD驱动电路
        3.1.3 本地存储模块
        3.1.4 远程通信接口电路
    3.2 工控接口子系统硬件平台设计
        3.2.1 极性自适应的RS-485 总线接口电路
        3.2.2 模拟量采集与输出电路
        3.2.3 温度采集电路
        3.2.4 I/O控制接口电路
        3.2.5 北斗/GPS授时与定位
    3.3 系统电源设计
        3.3.1 工控接口子系统
        3.3.2 可视化子系统
    3.4 印刷电路板设计
4 可视化远程监控终端软件设计
    4.1 软件总体设计框架
    4.2 可视化视频监控方案
        4.2.1 可视化视频监控软件框架
        4.2.2 基于时间的终端视频文件检索方法设计
        4.2.3 基于图片空间域的数字盲水印设计
    4.3 可视化子系统应用软件设计
        4.3.1 开发环境搭建
        4.3.2 视频监控程序设计
        4.3.3 LCD显示驱动设计
        4.3.4 LCD触控屏界面开发
    4.4 工控接口子系统应用软件设计
        4.4.1 模拟量与温度采集程序
        4.4.2 极性自适应的RS-485 总线通信
    4.5 远程通信程序设计
    4.6 子系统间互联通信软件设计
    4.7 上位机标定与配置软件设计
5 系统测试与测试结果分析
    5.1 可视化子系统测试
        5.1.1 电源测试
        5.1.2 可视化视频监控测试
        5.1.3 盲水印性能测试
        5.1.4 LCD触控屏测试
        5.1.5 远程通信接口测试
        5.1.6 存储器读写测试
    5.2 工控接口子系统测试
        5.2.1 精度测试
        5.2.2 实时性测试
        5.2.3 RS-485 总线通信测试
    5.3 子系统间互联通信测试
    5.4 功耗测试
结论
参考文献
攻读硕士学位期间发表学术论文情况
致谢

(2)基于FPGA的多通道光纤光谱仪控制系统设计(论文提纲范文)

摘要
Abstract
1 绪论
    1.1 课题研究和意义
    1.2 课题的国内外研究现状
    1.3 现有研究存在的问题
    1.4 本文的研究目标
    1.5 本文的主要内容和安排
2 系统总体方案设计
    2.1 光纤光谱仪的工作原理
        2.1.1 单通道光纤光谱仪的工作原理
        2.1.2 多通道光纤光谱仪的工作原理
    2.2 多通道光纤光谱仪的总体结构设计
        2.2.1 光学系统设计
        2.2.2 数据采集系统设计
    2.3 开发环境的搭建
        2.3.1 FPGA开发环境的搭建
        2.3.2 HDL仿真环境的搭建
    2.4 系统主要性能指标
    2.5 本章小结
3 多通道光纤光谱仪控制系统的硬件电路设计
    3.1 引言
    3.2 FPGA控制模块
        3.2.1 FPGA技术简介
        3.2.2 FPGA芯片选型
        3.2.3 FPGA及其外围电路设计
    3.3 CCD光电转换模块
        3.3.1 CCD器件的工作原理
        3.3.2 CCD器件的驱动方法
        3.3.3 CCD器件的选型
        3.3.4 CCD驱动电路设计
    3.4 A/D转换模块
        3.4.1 信号调理电路
        3.4.2 A/D转换器的芯片选型
        3.4.3 AD9826 驱动电路设计
    3.5 USB通信模块
        3.5.1 USB接口介绍
        3.5.2 USB外设控制器芯片选型
        3.5.3 USB通信接口电路设计
    3.6 RS232 通讯模块
    3.7 存储模块
        3.7.1 SRAM
        3.7.2 EEPROM
        3.7.3 Flash
    3.8 电源模块
        3.8.1 系统电源分布
        3.8.2 电压转换电路
    3.9 本章小结
4 多通道光纤光谱仪的控制系统软件设计
    4.1 引言
    4.2 CCD与AD采集驱动时序
        4.2.1 CCD控制与AD采集状态
        4.2.2 TCD1304DG驱动时序
        4.2.3 AD9826 时序分析
    4.3 光谱数据存储与读取
        4.3.1 SRAM时序分析
        4.3.2 数据存储与读取状态
    4.4 USB通信控制
        4.4.1 信号的传输与通讯
        4.4.2 CY7C68013A的固件设计
    4.5 本章小结
5 光谱仪样机测试
    5.1 上位机测试软件
    5.2 样机测试
    5.3 本章小结
6 结论与展望
    6.1 结论
    6.2 展望
参考文献
致谢
附录 ·攻读学位期间所获学术成果

(3)基于PCIe的SpaceFibre测试系统的研究与实现(论文提纲范文)

摘要
abstract
第1章 绪论
    1.1 研究背景及意义
        1.1.1 研究背景
        1.1.2 研究意义
    1.2 国内外研究现状
        1.2.1 国外研究现状
        1.2.2 国内研究现状
    1.3 论文的主要工作及章节安排
        1.3.1 课题研究目的与主要工作
        1.3.2 论文章节安排
第2章 相关协议研究
    2.1 PCIe协议研究
        2.1.1 PCI系列协议发展
        2.1.2 PCIe总线拓扑结构
        2.1.3 PCIe协议分层结构
        2.1.4 PCIe总线数据传输
        2.1.5 PCIe寄存器配置空间
        2.1.6 PCIe中断机制
    2.2 SpaceFibre协议研究
        2.2.1 SpaceFibre协议分层结构
        2.2.2 SpaceFibre总线拓扑结构
        2.2.3 SpaceFibre数据格式
        2.2.4 SpaceFibre数据传输过程
    2.3 本章小结
第3章 基于PCIe的 SpaceFibre测试系统软硬件方案设计
    3.1 整体方案设计概述
        3.1.1 功能设计与技术指标
        3.1.2 硬件选型与固件方案设计
    3.2 SpaceFibre通信模块设计
    3.3 DDR高速缓存模块设计
        3.3.1 DDR3 MIG IP核解决方案
        3.3.2 DDR3 FDMA IP核解决方案
    3.4 PCIe通信接口模块设计
        3.4.1 Xilinx提供的三种IP核对比
        3.4.2 XDMA IP核的介绍
        3.4.3 PCIe链路LTSSM状态机
    3.5 上位机驱动软件方案设计
        3.5.1 XDMA中的DMA启动流程
        3.5.2 基于XDMA的驱动解决方案
        3.5.3 驱动程序开发环境搭建
    3.6 上位机应用软件程序设计
    3.7 本章小结
第4章 基于PCIe的SpaceFibre测试系统的实现及功能验证
    4.1 整体实现方案简述
    4.2 SpaceFibre光纤通信模块实现与验证
        4.2.1 SpaceFibre光纤通信模块实现
        4.2.2 SpaceFibre光纤通信模块验证
    4.3 DDR高速缓存模块实现与验证
        4.3.1 DDR高速缓存模块实现
        4.3.2 DDR高速缓存模块验证
    4.4 PCIe通信接口模块实现与验证
        4.4.1 PCIe通信接口模块实现
        4.4.2 PCIe通信接口模块验证
    4.5 上位机软件功能实现与测试
        4.5.1 上位机软件功能实现
        4.5.2 上位机软件功能验证
    4.6 测试结果正确性验证
    4.7 速度测试结果与分析
    4.8 本章小结
第5章 总结与展望
参考文献
致谢
作者简历及攻读学位期间发表的学术论文与研究成果

(4)基于软件无线电平台的数传发射机设计与实现(论文提纲范文)

摘要
abstract
第1章 绪论
    1.1 研究背景及意义
    1.2 国内外研究现状
        1.2.1 DVB-T技术的研究现状
        1.2.2 软件无线电的研究现状
    1.3 论文的主要工作以及章节安排
第2章 编码正交频分复用及DVB-T系统简介
    2.1 OFDM技术简介
    2.2 COFDM技术概述
    2.3 DVB-T系统简介
        2.3.1 DVB-T系统概述
        2.3.2 DVB-T系统帧结构
    2.4 本章小结
第3章 DVB-T数传发射机平台与实现原理
    3.1 DVB-T数传发射机平台
        3.1.1 FPGA平台简介
        3.1.2 射频平台简介
    3.2 DVB-T数传发射机基带部分原理
        3.2.1 能量扩散(加扰)原理
        3.2.2 外编码(RS编码)原理
        3.2.3 外交织(卷积交织)原理
        3.2.4 内编码(卷积编码)原理
        3.2.5 内交织原理
        3.2.6 星座映射原理
        3.2.7 组帧原理
        3.2.8 IFFT调制及保护间隔插入原理
    3.3 DVB-T数传发射机射频部分原理
    3.4 本章小结
第4章 DVB-T数传发射机设计与实现
    4.1 能量扩散(加扰)设计与实现
        4.1.1 能量扩散设计方案
        4.1.2 能量扩散实现结果
    4.2 RS编码设计与实现
        4.2.1 RS编码设计方案
        4.2.2 RS编码实现结果
    4.3 卷积交织设计与实现
        4.3.1 卷积交织设计方案
        4.3.2 卷积交织实现结果
    4.4 卷积编码设计与实现
        4.4.1 卷积编码设计方案
        4.4.2 卷积编码实现结果
    4.5 内交织设计与实现
        4.5.1 比特交织设计方案
        4.5.2 比特交织实现结果
        4.5.3 符号交织设计方案
        4.5.4 符号交织实现结果
    4.6 星座映射设计与实现
        4.6.1 星座映射设计方案
        4.6.2 星座映射实现结果
    4.7 组帧设计与实现
        4.7.1 组帧设计方案
        4.7.2 组帧实现结果
    4.8 IFFT调制和保护间隔插入设计与实现
        4.8.1 IFFT调制和保护间隔插入设计方案
        4.8.2 IFFT调制和保护间隔插入实现结果
    4.9 射频部分设计与实现
        4.9.1 射频部分设计方案
        4.9.2 射频部分的实现
    4.10 本章小结
第5章 DVB-T数传发射机测试与验证
    5.1 DVB-T数传发射机基带部分测试与验证
    5.2 DVB-T数传发射机射频部分测试与验证
    5.3 DVB-T数传发射机系统测试与验证
    5.4 本章小结
第6章 总结与展望
    6.1 工作总结
    6.2 工作展望
参考文献
致谢
作者简历及攻读学位期间发表的学术论文与研究成果

(5)柔性直流接入的电网高频振荡阻尼控制策略及实时仿真研究(论文提纲范文)

摘要
Abstract
第1章 绪论
    1.1 课题背景及研究的目的和意义
        1.1.1 柔性直流输电技术的发展现状
        1.1.2 课题的提出
    1.2 国内外研究现状
        1.2.1 柔性直流输电系统稳定性分析方法
        1.2.2 模块化多电平换流器阻抗建模
        1.2.3 换流器并网系统振荡抑制策略
        1.2.4 模块化多电平换流器实时仿真模型
    1.3 课题研究内容及章节安排
第2章 模块化多电平换流器交直流侧阻抗通用计算方法
    2.1 引言
    2.2 模块化多电平换流器时域模型
        2.2.1 一次系统时域模型
        2.2.2 控制系统时域模型
    2.3 模块化多电平换流器频域模型
        2.3.1 模块化多电平换流器的频率耦合特性
        2.3.2 一次系统频域模型
        2.3.3 控制系统频域模型
        2.3.4 模块化多电平换流器交直流侧阻抗计算
    2.4 仿真验证与分析
        2.4.1 仿真系统
        2.4.2 电网阻抗耦合的影响
        2.4.3 控制链路延时的影响
        2.4.4 功率等级的影响
        2.4.5 负序内环控制的影响
        2.4.6 外环控制方式的影响
    2.5 交直流侧硬件在环振荡实验
        2.5.1 实验平台
        2.5.2 直流侧低频振荡实验
        2.5.3 交流侧高频振荡实验
    2.6 本章小结
第3章 柔性直流接入交流电网高频振荡阻尼控制策略
    3.1 引言
    3.2 MMC交流侧高频段简化阻抗模型
    3.3 柔性直流接入交流电网高频振荡机理分析
        3.3.1 交流系统阻抗特性分析
        3.3.2 MMC交流侧高频阻抗特性分析
    3.4 MMC高频振荡阻尼控制策略设计
        3.4.1 阻尼控制策略整体设计
        3.4.2 振荡频率检测模块
        3.4.3 信号滤波模块
    3.5 硬件在环实验验证
        3.5.1 实验平台配置
        3.5.2 实验结果
    3.6 本章小结
第4章 基于FPGA的模块化多电平换流器实时仿真模型
    4.1 引言
    4.2 模块化多电平换流器实时仿真模型
        4.2.1 子模块等值模型
        4.2.2 桥臂等值模型
    4.3 实时仿真模型解算框架及其FPGA实现
        4.3.1 FPGA简述
        4.3.2 基于并行流水线技术的桥臂计算模块
        4.3.3 集成排序网络的MMC实时仿真模型
        4.3.4 集成Aurora通信接口的MMC实时仿真模型
    4.4 仿真验证与性能分析
        4.4.1 仿真系统
        4.4.2 仿真精度验证
        4.4.3 FPGA资源使用及时间性能
    4.5 本章小结
第5章 基于FPGA的模块化多电平换流器并行化控制器设计
    5.1 引言
    5.2 控制环节并行化设计及FPGA实现
        5.2.1 PI控制器
        5.2.2 低通滤波器
        5.2.3 陷波滤波器
        5.2.4 Park变换及反变换
        5.2.5 功率计算
        5.2.6 最近电平调制、电容电压排序和触发信号生成
    5.3 控制器整体时序设计及计算耗时
    5.4 实验验证
        5.4.1 实验系统
        5.4.2 潮流反转实验
        5.4.3 开关频率优化实验
        5.4.4 环流抑制投退实验
    5.5 本章小结
第6章 结论与展望
    6.1 主要结论
    6.2 研究展望
参考文献
附录A MMC稳态变量求解
附录B 桥臂电压和电容电压总和小信号频率分量计算
附录C DDSRF推导过程
附录D A_p和B_p具体形式
攻读博士学位期间发表的论文及其它成果
攻读博士学位期间参加的科研工作
致谢
作者简介

(6)基于USB3.0的便携示波器接口模块设计与实现(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 研究背景与意义
    1.2 国内外研究现状与发展态势
        1.2.1 便携式示波器研究现状与发展态势
        1.2.2 USB协议研究现状与发展态势
    1.3 本文的主要内容及章节安排
第二章 接口模块硬件设计
    2.1 总体方案设计
        2.1.1 总体需求分析
        2.1.2 接口模块方案设计
    2.2 硬件电路设计
        2.2.1 USB控制器外设接口电路设计
        2.2.2 USB控制器电源电路设计
    2.3 逻辑功能设计
        2.3.1 接口控制逻辑设计
        2.3.2 指令解析功能设计
        2.3.3 时钟与复位方案设计
    2.4 本章小结
第三章 接口固件程序设计
    3.1 固件方案总体设计
    3.2 固件程序的开发
        3.2.1 从设备FIFO接口设计
        3.2.2 DMA通道设计
    3.3 USBTMC协议实现
        3.3.1 USB描述符
        3.3.2 USB设备枚举
    3.4 本章小结
第四章 模块的仪器控制软件设计
    4.1 SCPI指令集分析
    4.2 专用SCPI指令集设计
        4.2.1 通道指令子系统
        4.2.2 测量指令子系统
        4.2.3 采样指令子系统
        4.2.4 触发指令子系统
    4.3 SCPI指令存储与解析方案设计
        4.3.1 SCPI指令存储方案设计
        4.3.2 SCPI指令解析程序设计
    4.4 本章小结
第五章 上位机应用软件设计
    5.1 软件方案设计
        5.1.1 软件设计选用平台及工具
        5.1.2 软件功能分析与工作流程设计
    5.2 软件用户界面设计
    5.3 关键功能模块设计
        5.3.1 数据收发模块设计
        5.3.2 数据处理模块设计
    5.4 本章小结
第六章 功能验证与测试
    6.1 硬件平台功能验证
    6.2 USBTMC平台识别与功能测试
    6.3 专用SCPI指令系统测试
    6.4 上位机应用软件测试
    6.5 本章小结
第七章 总结与展望
    7.1 总结
    7.2 后期展望
致谢
参考文献
攻读硕士期间取得的研究成果

(7)前视SAR成像处理方法及硬件实现(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 研究背景及意义
    1.2 国内外研究现状
        1.2.1 前视SAR发展
        1.2.2 成像算法
        1.2.3 硬件实现
    1.3 本论文的主要工作
第二章 双基前视SAR成像原理
    2.1 双基前视SAR构型
    2.2 双基前视SAR回波模型
        2.2.1 回波时域特性
        2.2.2 回波频域特性
    2.3 分辨率特性
        2.3.1 距离分辨率
        2.3.2 方位分辨率
    2.4 双基前视SAR成像算法
        2.4.1 极坐标格式算法
        2.4.2 算法仿真
    2.5 本章小结
第三章 前视SAR成像信号处理机设计与实现
    3.1 信号处理机需求分析
    3.2 信号处理机设计
        3.2.1 信号处理机总体架构
        3.2.2 数据采集板卡设计
        3.2.3 信号处理板卡设计
    3.3 前视SAR成像处理硬件实现
        3.3.1 带通采样与下变频
        3.3.2 PFA算法DSP实现
    3.4 PFA算法双DSP实现
        3.4.1 双DSP处理架构设计
        3.4.2 双DSP工作流程设计
    3.5 本章小结
第四章 前视SAR成像信号处理机调试与验证
    4.1 回波采集与下变频调试
        4.1.1 回波采集
        4.1.2 下变频
    4.2 信号处理机通信接口调试
        4.2.1 FPGA-DSP高速通信接口
        4.2.2 双DSP高速通信接口
        4.2.3 DSP-PC高速通信接口
    4.3 信号处理机成像测试
        4.3.1 仿真数据成像结果
        4.3.2 实测数据成像结果
    4.4 本章小结
第五章 总结与展望
    5.1 工作总结
    5.2 工作展望
致谢
参考文献

(8)基于FPGA的数字化多道脉冲幅度分析器关键技术研究(论文提纲范文)

摘要
Abstract
1 绪论
    1.1 课题选题背景及意义
    1.2 国内外研究现状
    1.3 论文主要研究内容
    1.4 论文研究目标
    1.5 论文主要章节安排
2 数字式核能谱测量的理论基础
    2.1 核能谱测量技术简介
    2.2 常见核辐射探测器及其工作原理
        2.2.1 闪烁体探测器
        2.2.2 气体探测器
        2.2.3 半导体探测器
    2.3 多道分析系统组成及原理
        2.3.1 多道脉冲幅度分析器概述
        2.3.2 核探测器输出信号特性
        2.3.3 多道脉冲幅度分析系统基本组成
        2.3.4 数字多道脉冲幅度分析器工作原理
    2.4 影响数字多道系统性能指标的主要因素
        2.4.1 探测器固有分辨率
        2.4.2 非线性放大与量化
        2.4.3 弹道亏损
        2.4.4 脉冲堆积
        2.4.5 噪声
    2.5 本章小结
3 系统设计方案与硬件电路设计
    3.1 数字多道系统总体方案设计
    3.2 辐射探测器的选择及前置放大器设计
    3.3 模拟信号调理电路设计
        3.3.1 系统自检电路
        3.3.2 程控放大电路
        3.3.3 极-零相消电路
    3.4 高速AD采集电路设计
        3.4.1 低噪声基准电压电路
        3.4.2 ADC差分驱动电路
        3.4.3 A/D采样电路
    3.5 FPGA分析处理电路设计
    3.6 USB数据传输电路设计
        3.6.1 USB芯片选型
        3.6.2 USB芯片配置
    3.7 电源电路设计
    3.8 电路板制作
    3.9 本章小结
4 数字核信号处理算法与系统软件设计
    4.1 数字核信号处理算法
        4.1.1 数字核信号处理原理
        4.1.2 数字脉冲成形理论
        4.1.3 高斯成形算法
        4.1.4 基于Z域变换的梯形成形算法
        4.1.5 高斯与梯形成形算法对比分析
        4.1.6 基线恢复与幅值提取算法
    4.2 FPGA开发相关介绍
    4.3 顶层模块
    4.4 初始延迟模块
    4.5 算法自复位模块
    4.6 ADC控制模块
    4.7 梯形成形逻辑模块
        4.7.1 算法实现方案设计
        4.7.2 梯形成形顶层模块
        4.7.3 数据预处理模块
        4.7.4 快(慢)梯形成形滤波模块
    4.8 峰值提取模块
        4.8.1 峰值提取顶层模块
        4.8.2 梯形滤波器中的梯形脉冲检测模块
        4.8.3 梯形脉冲上升沿计数模块
        4.8.4 脉冲峰值计算模块
        4.8.5 重峰检测模块
        4.8.6 峰值输出模块
    4.9 USB数据传输模块
    4.10 上位机软件设计
        4.10.1 能谱显示
        4.10.2 谱线平滑
        4.10.3 峰位确定
    4.11 本章小结
5 系统性能测试
    5.1 系统非线性指标测试
    5.2 梯形脉冲成形效果
    5.3 成谱效果测试
    5.4 能量分辨率测试
    5.5 系统稳定性测试
    5.6 本章小结
6 总结与展望
致谢
参考文献
攻读学位期间取得的研究成果

(9)嵌入式WEB架构信道编译码性能实物验证系统设计(论文提纲范文)

摘要
abstract
1 绪论
    1.1 课题研究背景意义
    1.2 国内外研究现状与发展趋势
    1.3 课题研究内容与目标
    1.4 本文章节安排
    1.5 本章小结
2 系统方案及关键技术分析
    2.1 系统总体方案
        2.1.1 系统整体架构设计
        2.1.2 系统关键芯片选型
        2.1.3 系统软硬件功能解耦
    2.2 系统软硬件通信协议
        2.2.1 寄存器地址空间划分
        2.2.2 系统软硬件通信协议设计
    2.3 系统关键技术分析
        2.3.1 系统远程在线重配置技术分析
        2.3.2 系统硬件架构通用化数据调度分析
        2.3.3 通用化编译码性能验证模型分析
    2.4 本章小结
3 验证系统通用化硬件架构设计
    3.1 验证系统通用化硬件架构分析
        3.1.1 系统数据流分析
        3.1.2 系统时钟域分析
    3.2 验证系统硬件远程在线重配置设计
    3.3 通用化硬件架构数据调度设计
        3.3.1 通用化数据调度架构实现结构
        3.3.2 基于Box_Muller算法的高斯白噪声发生器设计
        3.3.3 系统中控设计
        3.3.4 双通道DDR读写控制器设计
        3.3.5 基于DDR控制器的系统数据调度设计
    3.4 通用化硬件架构编译码性能验证模型设计
        3.4.1 编译码性能模型通用化数据链路设计
        3.4.2 编译码性能验证管理模块设计
    3.5 通用化硬件架构信道模型设计
        3.5.1 QPSK映射模块设计
        3.5.2 加噪信道分析设计
        3.5.3 量化器分析设计
    3.6 验证系统软硬件片内通信接口设计
        3.6.1 PS和PL的接口技术分析
        3.6.2 片内接口电路控制模块设计
    3.7 本章小结
4 基于WEB架构的嵌入式软件平台设计
    4.1 嵌入式软件平台架构分析
    4.2 系统软件运行环境构建
        4.2.1 嵌入式Linux系统平台的搭建
        4.2.2 嵌入式Linux设备驱动
        4.2.3 嵌入式Linux操作系统移植测试
    4.3 基于WEB架构的系统控制软件设计
        4.3.1 嵌入式WEB服务器设计
        4.3.2 WEB交互网页设计
        4.3.3 嵌入式后端交互程序设计
    4.4 本章小结
5 系统测试与结果分析
    5.1 系统测试方案
        5.1.1 测试系统结构
        5.1.2 系统测试流程
        5.1.3 测试结果验证方法
    5.2 系统功能测试
    5.3 系统测试结论
        5.3.1 测试结果分析
        5.3.2 测试结论
    5.4 本章小结
6 结论
    6.1 全文总结
    6.2 后续工作与展望
致谢
参考文献
攻读学位期间取得的研究成果

(10)TCAS综合测试系统中多目标雷达信号模拟硬件设计(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 研究工作的背景与意义
    1.2 国内外研究现状及趋势
    1.3 论文的主要任务
    1.4 论文的结构安排
第二章 原理分析和总体方案设计
    2.1 设计指标要求
    2.2 TCAS工作原理
    2.3 TCAS系统通信信号格式
        2.3.1 定向询问和耳语/大声
        2.3.2 A/C模式询问信号格式
        2.3.3 A/C模式应答信号格式
        2.3.4 S模式询问信号格式
        2.3.5 S模式应答信号格式
    2.4 目标模拟实现原理
        2.4.1 目标模拟距离实现原理
        2.4.2 目标模拟方位实现原理
        2.4.3 目标模拟高度实现原理
        2.4.4 动目标模拟模型设计
    2.5 TCAS综合测试系统工作原理
    2.6 多目标实现设计
    2.7 总体设计
    2.8 本章小结
第三章 硬件电路设计
    3.1 整体硬件设计
    3.2 射频收发器
        3.2.1 AD9361 工作原理
        3.2.2 射频收发器接收通道分析
        3.2.3 射频收发器发送通道分析
        3.2.4 AD9361 数字接口设计
    3.3 FPGA选型
    3.4 CPCI接口电路
    3.5 电源电路
    3.6 本章小结
第四章 多目标信号模拟及控制逻辑设计
    4.1 整体逻辑设计
    4.2 CPCI通信接口逻辑模块
    4.3 AD9361 配置模块
    4.4 多目标通道控制逻辑模块
    4.5 信号接收译码逻辑模块
        4.5.1 接收基带信号预处理
        4.5.2 A/C模式询问信号解调逻辑
        4.5.3 S模式询问信号解调逻辑
        4.5.4 A/C模式应答信号解调逻辑
        4.5.5 S模式应答信号解调逻辑
        4.5.6 S模式地址校验逻辑实现
    4.6 多目标实现逻辑模块
        4.6.1 多目标信息的预处理
        4.6.2 入侵目标信息的查找匹配
    4.7 目标信息处理
        4.7.1 目标方位角信息处理
        4.7.2 目标高度信息处理
        4.7.3 动态目标信息更新
    4.8 应答信号基带编码逻辑模块
        4.8.1 A/C模式目标应答信号基带编码逻辑
        4.8.2 S模式目标应答信号基带编码逻辑
        4.8.3 应答信号输出延迟控制
    4.9 询问信号基带编码逻辑模块
        4.9.1 A/C模式询问信号基带编码模块逻辑设计
        4.9.2 全呼叫基带编码模块逻辑设计
        4.9.3 S模式询问信号基带编码模块逻辑设计
    4.10 本章小结
第五章 多目标信号模拟硬件设计验证与测试
    5.1 硬件电路的检查和测试
    5.2 测试平台的搭建
    5.3 指标和功能的验证和测试
        5.3.1 应答信号指标测试
        5.3.2 静态入侵目标模拟功能测试与验证
        5.3.3 动态入侵目标模拟功能测试与验证
        5.3.4 询问信号指标测试
        5.3.5 询问信号模拟功能测试与验证
    5.4 本章小结
第六章 结论与展望
致谢
参考文献
附录
攻读硕士学位期间取得的成果

四、采用FPGA解决通信接口问题(论文参考文献)

  • [1]具有可视化功能的远程监测与控制终端设计[D]. 张其宝. 大连理工大学, 2021(01)
  • [2]基于FPGA的多通道光纤光谱仪控制系统设计[D]. 时莉. 烟台大学, 2021(11)
  • [3]基于PCIe的SpaceFibre测试系统的研究与实现[D]. 高伟. 中国科学院大学(中国科学院国家空间科学中心), 2021(01)
  • [4]基于软件无线电平台的数传发射机设计与实现[D]. 马淑香. 中国科学院大学(中国科学院国家空间科学中心), 2021(01)
  • [5]柔性直流接入的电网高频振荡阻尼控制策略及实时仿真研究[D]. 王宇. 华北电力大学(北京), 2021
  • [6]基于USB3.0的便携示波器接口模块设计与实现[D]. 张耀先. 电子科技大学, 2021(01)
  • [7]前视SAR成像处理方法及硬件实现[D]. 韩增玉. 电子科技大学, 2021(01)
  • [8]基于FPGA的数字化多道脉冲幅度分析器关键技术研究[D]. 宿凌超. 西南科技大学, 2021(08)
  • [9]嵌入式WEB架构信道编译码性能实物验证系统设计[D]. 李陈. 西南科技大学, 2021(08)
  • [10]TCAS综合测试系统中多目标雷达信号模拟硬件设计[D]. 刘文光. 电子科技大学, 2021(01)

标签:;  ;  ;  ;  ;  

使用FPGA解决通信接口问题
下载Doc文档

猜你喜欢